博碩士論文 106523031 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:10 、訪客IP:3.144.237.77
姓名 劉子群(Tzu-Chun Liu)  查詢紙本館藏   畢業系所 通訊工程學系
論文名稱 以軟體定義無線電平台設計與實現高速通道編解碼器
(Implementation of High Throughput Codec for Wideband OFDM Tranceiver with SDR Platform)
相關論文
★ WiMAX基地台信號覆蓋實地量測與分析★ 被動元件阻抗量測原理及實務
★ 正交分頻多工接收機中數位降頻器之低通濾波器設計★ 適用於數位電視之里德所羅門編解碼硬體實作
★ 數位電視地面廣播系統之通道估測與等化器設計與實現★ 數位電視地面廣播之數位基頻收發機即時軟體設計與實現
★ 數位電視地面廣播系統通道解碼之腓特比解碼器實現★ 無線區域網路收發機之整合實現與測試
★ 以DSP處理器實現數位電視地面廣播系統發射機★ 數位電視內接收機同步系統之設計與實現
★ AIS實體層(GMSK/FM)與資料鏈結層軟體無線電技術實現★ 數位電視地面廣播系統內接收機之快速傅立葉轉換處理器研究與設計
★ 數位電視地面廣播之數位降頻器與再取樣器設計與實現★ 軟體無線電任意基頻訊號接收機系統設計及實現
★ 陣列天線互耦及接收機增益與相位對波束合成器性能影響及校正研究★ 適用於OFDM系統之可變長度快速傅立葉轉換處理器設計與實現
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   [檢視]  [下載]
  1. 本電子論文使用權限為同意立即開放。
  2. 已達開放權限電子全文僅授權使用者為學術研究之目的,進行個人非營利性質之檢索、閱讀、列印。
  3. 請遵守中華民國著作權法之相關規定,切勿任意重製、散佈、改作、轉貼、播送,以免觸法。

摘要(中) 隨著無線通訊技術的發展,5G已經開始蓬勃發展,而資料的傳輸速度與資料量也越來越重要。在本篇論文中,將提出一高傳輸速度與資料量的收發機模組,並說明如何透過設計通道編解碼的方式,來達到更高傳輸速率與高可靠度的品質。
此收發機模組主要透過通道編解碼器以及OFMD調變器,來完成雛型系統的一對一通訊測試。選擇參考在LTE架構下的OFDM調變系統以及DVB-T架構下的通道編解碼規格,來作為實現的模組,並加以修改與擴充,來達到高速率的傳輸速度與演算法
摘要(英) With the development of wireless communication technology, 5G has begun to flourish, and the speed of data transmission and the amount of data are becoming more and more important. In this paper, a transceiver module with high transmission speed and throughput will be proposed, and how to design a channel codec to achieve higher transmission data rate and high reliability.
The transceiver module mainly performs one-to-one communication test of the prototype system through the channel codec and the OFDM modulator. Select the OFDM modulation system under the LTE architecture and the channel codec specification under DVB-T architecture as the implemented module, and modify and expand to achieve high transmission speed and algorithm.
關鍵字(中) ★ 數位電視廣播
★ 里德所羅門碼
★ 摺積碼
★ 交錯器
★ 封包偵測
關鍵字(英) ★ DVB-T
★ Reed Solomon Code
★ Convolution Code
★ Interleaver
★ Detect Packet Header
論文目次 中文摘要 I
ABSTRACT II
謝誌 III
目錄 IV
圖目錄 VI
第一章 緒論 1
1-1 研究動機與背景 1
1-2 章節提要 1
第二章 通道編碼 2
2-1 簡介 2
2-2 通道編碼器 2
2-3 里德所羅門碼編碼器 3
2-4 外部交錯器 5
2-5 摺積碼編碼器 8
2-6 64 QAM BIT-PERMUTATION 8
第三章 通道解碼 9
3-1 簡介 9
3-2 通道解碼器 9
3-3 軟式決策器 10
3-4 64 QAM BIT DE-PERMUTATION 20
3-5 摺積碼解碼器 20
3-6 DETECT PACKET HEADER 21
3-7 外部解交錯器 22
3-8 里德所羅門碼解碼器 23
第四章 模擬與效能比較 24
4-1 簡介 24
4-2 64QAM BIT-PERMUTATION模擬 24
4-3 外部交錯器模擬 25
第五章 硬體架構設計 27
5-1 硬體簡介 27
5-2 通道編碼器硬體架構 27
5-2-1 里德所羅門碼編碼器 28
5-2-2 外部交錯器 29
5-2-3 摺積碼編碼器 32
5-3 通道解碼器硬體架構 33
5-3-1 軟式決策器 33
5-3-2 摺積碼解碼器 35
5-3-3 Detect Packet Header 36
5-2-4 外部解交錯器 39
5-2-5 里德所羅門碼解碼器 42
第六章 軟體定義無線電平台與硬體實驗結果 48
6-1 軟體定義無線電 48
6-2 軟體定義無線電平台 48
6-3 FPGA(AC701) 49
6-4 RF MODULE(AD9361) 50
6-5 硬體使用資源 51
第七章 結論 52
參考文獻 53
參考文獻 [1] ETSI EN 300 744, Digital Video Broadcasting(DVB), Framing structure channel coding and modulation for digital terrestrial television. European Standard.

[2] C.K. Lin, “Implementation of DVB-T Baseband Demodulation and Decoder Receiver with a SDR Platform, ” National Central University, Master’s thesis, May. 2019.

[3] M.Y. Hsu, “Design and FPGA Implementation of Baseband Receiver for DVB-T System, ” National Central University, Master’s thesis, Aug. 2012.

[4] C.H. Kuo, “Design and Implementation of Viterbi Decoder for Multi-Rate Convolutional Code in DVB-T System, ” National Central University, Master’s thesis, Jul. 2010.

[5] W.H. Tsai, “implement MPEG-2 multiplexer system on DVB-T, ” National Central University, Master’s thesis, Jul. 2007.

[6] W.L. Hsueh, “Reed-Solomon Decoder Hardware Implementation for Digital
Video Broadcasting Standard for Terrestrial Transmission(DVB-T) Channel
Coding, ” National Central University, Master’s thesis, Jul. 2007.

[7] W.L. Hsueh, “Reed-Solomon Decoder Hardware Implementation for Digital
Video Broadcasting Standard for Terrestrial Transmission(DVB-T) Channel
Coding, ” National Central University, Master’s thesis, Jul. 2007.

[8] F.S. Huang, “Design and Implementation of Synchronization System for DVB-T Receiver, ” National Central University, Master’s thesis, Jul. 2006.

[9] Jae-Sun Han; Tae-Jin Kim; Chanho Lee, “High performance Viterbi decoder using modified register exchange methods", Circuits and Systems, 2004. ISCAS'04. Proceedings of the 2004 International Symposium on Volume 3, 23-26 May 2004 Page(s):III – 553-6 Vol.3.

[10] D. A. F. Ei-Dib and M. I. Elmasry, “Low-power register-exchange Viterbi decoder for high-speed wireless communications" IEEE ISCAS, Vol. 5, pp. V737~740, May. 2002.

[11] Feygin, G.; Gulak, P, “Architectural tradeoffs for survivor sequence memory management in Viterbi decoder", Communications, IEEE Trans. On Communications , Vol 41, Issue 3, March 1993 Page(s):425~429.


[12] T. K. Truong, M. –T. Shih, I. S. Reed, and E. H. Satorius, “ A VLSI design for a trace-back Viterbi decoder," IEEE Trans. on Communications, Vol. 40, No.3, pp.616~624, Mar. 1992.

[13] Ivan M. Onyszchuk, “Truncational Length for Viterbi Decoding." IEEE Trans. On Communication, Vol.COM-39, pp.1023~1026, July 1991.

[14] C. B. Shung, P. H. Siegel, G. Ungerboeck, and H. K. Thapar, “VLSI architectures for metric normalization in the Viterbi algorithm,"IEEE ICC, Vol. 4, pp.1723-1728, Apr.1990.
指導教授 陳逸民 審核日期 2019-12-30
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明