博碩士論文 108327002 詳細資訊

本論文永久網址:   


以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:13 、訪客IP:3.139.87.88
姓名 王又霆(Yu-Ting Wang)  查詢紙本館藏   畢業系所 機械工程學系
論文名稱 以ADC與FPGA實現5G通訊高速訊號擷取系統之開發
相關論文
★ 自動平衡裝置在吊扇上之運用★ 以USB通訊界面實現X-Y Table之位置控制
★ 液體平衡環在立式轉動機械上之運用★ 液流阻尼裝置設計與特性之研究
★ 液晶電視喇叭結構共振異音研究★ 液態自動平衡環之研究
★ 抑制牙叉式機械臂移載時產生振幅之設計★ 立體拼圖式組合音箱共振雜音消除之設計
★ 電梯纜繩振動抑制設計研究★ 以機器學習導入電梯生產結果預測之研究
★ 新環保冷媒R454取代R410A冷媒迴轉式單缸壓縮機效能分析與可靠性驗證★ 高速銑削Al7475-T7351的銑削參數與基因演算法研究
★ 自動化鞋型切削機之設計與實現★ 以FPGA為基礎之精密位置控制IC
★ CNC三維圓弧插補器★ PID與模糊控制在營建工程自動化的探討
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   至系統瀏覽論文 ( 永不開放)
摘要(中) 本論文提出為了善用5G網路速度而自行開發之高速擷取系統,使用Digilent公司之開發板上類比數位訊號轉換器(Analog-to-digital converter, ADC)與現場可程式化邏輯閘陣列(Field Programmable Gate Array, FPGA)作為核心處理器,撰寫內部VHDL程式後進行燒錄,最後使用C語言進行開發應用程式,並搭配第五代行動通訊技術(5th generation mobile networks, 5G)內網進行資料之傳輸,從感測器接受資訊後ADC進行轉換並由FPGA進行暫存與排序,最後連接內網路由器進行聯網,傳輸資料至終端伺服器。
摘要(英) This paper proposes a self-developed high-speed acquisition system to make good use of the 5G network speed, using Digilent’s development board analog-to-digital converter (ADC) and field-programmable logic gate array ( Field Programmable Gate Array (FPGA) is used as the core processor. After writing the internal VHDL program, it is burned. Finally, the C language is used to develop the application program, and it is used with the fifth-generation mobile networks (5th generation mobile networks, 5G) intranet for data. For transmission, after receiving the information from the sensor, the ADC performs the conversion, and the FPGA performs temporary storage and sorting. Finally, it is connected to the intranet router for networking, and the data is transmitted to the terminal server.
關鍵字(中) ★ 高速擷取系統 關鍵字(英) ★ FPGA
★ ADC
★ 5G
論文目次 中文摘要 i
圖目錄 v
第一章 緒論 1
1-1 研究背景 1
1-2 研究動機與目的 3
1-3 文獻回顧 4
第二章 5G高速擷取系統之硬體介紹 5
2-1 前言 5
2-2 Eclypse Z7 │ Zynq-7000 SoC 開發板簡介 6
2-3 Zmod ADC 1410 模組介紹 9
2-4 FPGA 開發流程架構 11
2-5 Keysight 1146B電流探棒 16
2-6 5G網路路由器Askey RTL0312 – 5G NR Wireless Home Router 17
2-7 智慧工廠伺服器及資料庫簡介 18
第三章 5G高速擷取系統之資料傳輸 20
3-1 五代行動通訊技術(5th generation mobile networks, 5G) 20
3-2 UDP(User Datagram Protocol) Server介紹與架設 23
3-3 LwIP(lightweight IP)與UDP Client端介紹與架設 26
第四章 5G高速擷取系統軟體設計 28
4-1 Eclypse Z7 訊號擷取應用程式開發 28
4-2 UDP Iperf 量測建立與架構 31
第五章 實驗結果 32
5-1 UDP 協議通訊測試 32
5-2 UDP Iperf Client 吞吐量測試 34
5-3 ADC數位訊號擷取測試 36
5-4 使用UDP協議傳輸ADC擷取之數位資料 40
第六章 結論與未來展望 42
6-1 結論 42
6-2 未來展望 42
參考文獻 45
參考文獻 ﹝1﹞ Ti.com. 2021. ADC32J45 data sheet, product information and support | TI.com. [online] Available at: <https://www.ti.com/product/ADC32J45> [Accessed 27 July 2021].
﹝2﹞ 用户数据报协议 - 维基百科,自由的百科全书. (2021). Retrieved 20 September 2021, from https://zh.wikipedia.org/wiki
﹝3﹞ Python Socket介绍_发哥微课堂-CSDN博客. (2021). Retrieved 21 September 2021, from https://blog.csdn.net/fageweiketang/article/details/103516488
﹝4﹞ Xilinx. (2018). Zynq-7000 SoC Data Sheet: Overview [PDF] (1st ed.).
﹝5﹞ Trimberger, S., Carberry, D., Johnson, A., & Wong, J. A time-multiplexed FPGA. Proceedings. The 5Th Annual IEEE Symposium On Field-Programmable Custom Computing Machines Cat. No.97TB100186). doi: 10.1109/fpga.1997.624601
指導教授 董必正(Pi-Cheng Tung) 審核日期 2021-10-22
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明