博碩士論文 110523064 詳細資訊




以作者查詢圖書館館藏 以作者查詢臺灣博碩士 以作者查詢全國書目 勘誤回報 、線上人數:26 、訪客IP:18.188.218.184
姓名 徐巧庭(Chiao-Ting Hsu)  查詢紙本館藏   畢業系所 通訊工程學系
論文名稱 DVB-S2訊號符碼時間同步演算法之研究與硬體實現
(Implementation of DVB-S2 Symbol Timing Synchronization Algorithm)
相關論文
★ WiMAX基地台信號覆蓋實地量測與分析★ 被動元件阻抗量測原理及實務
★ 正交分頻多工接收機中數位降頻器之低通濾波器設計★ 適用於數位電視之里德所羅門編解碼硬體實作
★ 數位電視地面廣播系統之通道估測與等化器設計與實現★ 數位電視地面廣播之數位基頻收發機即時軟體設計與實現
★ 數位電視地面廣播系統通道解碼之腓特比解碼器實現★ 無線區域網路收發機之整合實現與測試
★ 以DSP處理器實現數位電視地面廣播系統發射機★ 數位電視內接收機同步系統之設計與實現
★ AIS實體層(GMSK/FM)與資料鏈結層軟體無線電技術實現★ 數位電視地面廣播系統內接收機之快速傅立葉轉換處理器研究與設計
★ 數位電視地面廣播之數位降頻器與再取樣器設計與實現★ 軟體無線電任意基頻訊號接收機系統設計及實現
★ 陣列天線互耦及接收機增益與相位對波束合成器性能影響及校正研究★ 適用於OFDM系統之可變長度快速傅立葉轉換處理器設計與實現
檔案 [Endnote RIS 格式]    [Bibtex 格式]    [相關文章]   [文章引用]   [完整記錄]   [館藏目錄]   至系統瀏覽論文 (2024-7-31以後開放)
摘要(中) 隨著數位衛星通訊技術的快速發展下,高資料率通訊技術在衛星通訊領域成為熱門的研究課題與技術發展方向。衛星通訊系統已廣泛應用於數位衛星電視和數據的傳輸標準等領域。DVB-S2標準提供高的頻譜效率和強大的錯誤修正能力,整體系統設計在低訊雜比(SNR)的環境下仍然能運作,以適應不同傳輸環境的應用。
本論文主要研究DVB-S2接收端之符碼時間同步問題,評估性能以實現硬體設計。其中,針對盲蔽式時間同步方法進行探討,此方法不需要決策數據和pilot訊號,也不需要先做載波同步,就能回復符碼訊號。優點是能夠保持頻譜利用率,缺點是收斂數度較慢。最後,為滿足高通量的需求,提出了平行化訊號處理之架構,其中包括高通量的匹配濾波器和高通量的符碼時間同步器。
摘要(英) With the rapid development of digital satellite communication technology, high data rate communication has become a popular topic and technological direction in the satellite communication. Satellite communication systems have been widely used in areas such as digital satellite television and data transmission standards. The DVB-S2 standard provides high spectrum efficiency and powerful error correction capabilities, allowing the overall system design to operate effectively in low signal-to-noise ratio (SNR) environments, thus adapting to various transmission environments.
This thesis primarily focuses on the study of the symbol timing synchronization problem in the DVB-S2 receiver, with the aim of evaluating its performance for hardware implementation. In particular, the thesis explores blind timing synchronization methods, which do not require decision data or pilot signals, and do not necessitate carrier synchronization prior to recovering symbol signals. The advantage of this approach is its ability to maintain spectrum efficiency, while its drawback is slower convergence. Lastly, to meet the requirements of high throughput, an architecture for parallel signal processing is proposed, incorporating high-throughput matched filters and high-throughput symbol timing synchronizers.
關鍵字(中) ★ 第二代數位衛星廣播
★ Gardner時間錯誤檢測器
★ 符碼時間同步器
★ 數位訊號處理器
關鍵字(英) ★ DVB-S2
論文目次 摘要 i
ABSTRACT ii
誌謝 iii
目錄 iv
圖目錄 vii
表目錄 xi
第一章、 緒論 1
1.1 研究動機和背景 1
1.2 論文架構 1
第二章、 系統傳收架構介紹 2
2.1 DVB-S2傳送端流程 2
2.2 Stream Adapter 2
2.2.1 Base-Band Header insertion 3
2.2.2 Padder 3
2.2.3 Baseband Scrambler 4
2.3 Forward Error Correction (FEC) Encoder 5
2.3.1 BCH and LDPC Code 5
2.3.2 Bit-Interleaver 5
2.4 Bit Mapping 7
2.4.1 QPSK 7
2.4.2 8PSK 8
2.4.3 16APSK 8
2.4.4 32APSK 9
2.5 Physical Layer (PL) Framing 10
2.5.1 Physical Layer (PL) Header 11
2.5.2 Physical Layer (PL) Scrambling 11
2.6 基頻傳送端 12
2.7 基頻接收端 14
第三章、 符碼時間同步演算法 16
3.1 內部接收器 16
3.2 匹配濾波器(The Matched Filter) 17
3.3 符碼時間同步器(Symbol Timing Synchronizer) 18
3.3.1 符碼時間同步演算法 22
3.3.2 Farrow內插器(Farrow Interpolator) 23
3.3.3 Gardner Timing Error Detector (Gardner TED) 演算法 25
3.3.4 迴路濾波器(Loop filter) 26
3.3.5 內插控制器(Interpolation Controller) 28
3.4 模擬情境 29
3.4.1 Band-Limited Additive White Gaussian Noise (AWGN)情境 29
3.4.2 取樣頻率偏差(Sampling Frequency Offset) 30
第四章、 硬體架構實現 31
4.1 匹配濾波器架構 31
4.2 符碼同步架構 34
4.2.1 Farrow內插器 35
4.2.2 時間錯誤檢測器(Gardner TED) 38
4.2.3 迴路濾波器(Loop filter) 38
4.2.4 時間控制器(Timing Controller) 39
4.3 高通量平行匹配濾波器架構 41
4.4 高通量平行符碼同步器架構 43
4.4.1 平行化Farrow內插器 44
4.4.2 內插控制器(Interpolation Controller) 48
第五章、 性能評估與硬體驗證 50
5.1 模擬分析 50
5.2 性能評估 54
5.3 硬體驗證結果 58
5.3.1 硬體資源利用率 58
5.3.2 高通量架構硬體資源利用率 59
5.3.3 符碼時間同步器實現結果 60
第六章、 結論 65
6.1 總結論文的主要內容和貢獻 65
6.2 提出未來工作的建議和展望 65
參考文獻 66
參考文獻 [1] Digital Video Broadcasting (DVB); Second generation framing structure, channel coding and modulation systems for Broadcasting, Interactive Services, News Gathering and other broadband satellite applications; Part 1: DVB-S2, ETSI EN 302 307-1 V1.4.1, ETSI, 2014.
[2] S.-P. Mao, "以軟體定義無線電平台設計與實現 DVB-S2 發射機," National Central University, 2017.
[3] F. M. Gardner, "Interpolation in digital modems. I. Fundamentals," IEEE Transactions on communications, vol. 41, no. 3, pp. 501-507, 1993.
[4] K. Mueller and M. Muller, "Timing recovery in digital synchronous data receivers," IEEE transactions on communications, vol. 24, no. 5, pp. 516-531, 1976.
[5] F. Gardner, "A BPSK/QPSK timing-error detector for sampled receivers," IEEE Transactions on communications, vol. 34, no. 5, pp. 423-429, 1986.
[6] Q. M. Chaudhari, Wireless Communications from the Ground Up: An SDR Perspective. 2018.
[7] Y.-l. Zhao, J. Lv, and J. Wang, "An improved algorithm for timing error detection based on all-digital receiver," in Journal of Physics: Conference Series, 2020, vol. 1550, no. 2: IOP Publishing, p. 022035.
[8] L. Erup, F. M. Gardner, and R. A. Harris, "Interpolation in digital modems. II. Implementation and performance," IEEE Transactions on communications, vol. 41, no. 6, pp. 998-1008, 1993.
[9] Y.-c. Lo, "DVB-S2 接收器之 FPGA 實現," National Central University, 2015.
[10] P.-H. Chen, "以軟體定義無線電設計與實現 ACM 機制 DVB-S2 收發機," National Central University, 2022.
[11] U. Mengali, Synchronization techniques for digital receivers. Springer Science & Business Media, 1997.
[12] H. Meyr, M. Moeneclaey, and S. A. Fechtel, Digital communication receivers: synchronization, channel estimation, and signal processing. Wiley Online Library, 1998.
指導教授 陳逸民 審核日期 2023-7-25
推文 facebook   plurk   twitter   funp   google   live   udn   HD   myshare   reddit   netvibes   friend   youpush   delicious   baidu   
網路書籤 Google bookmarks   del.icio.us   hemidemi   myshare   

若有論文相關問題,請聯絡國立中央大學圖書館推廣服務組 TEL:(03)422-7151轉57407,或E-mail聯絡  - 隱私權政策聲明