中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/10296
English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 42734829      線上人數 : 1447
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/10296


    題名: 交換電容式三角積分D類放大器電路設計;Design of a Switched-Capacitor Sigma-Delta Class-D Amplifier
    作者: 陳俊方;Jiun-fang Chen
    貢獻者: 電機工程研究所
    關鍵詞: 三角積分調變器;D類放大器;Class-D Amplifier;Sigma-Delta Modulator
    日期: 2008-10-22
    上傳時間: 2009-09-22 12:11:13 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: D類放大器以其高效率及低功耗的優點,已被廣泛地應用於音訊產品上面。然而,傳統利用脈衝調變技術的D類放大器在三角波轉換成脈波訊號的過程中常伴有線性度的問題,造成D類放大器還原出來的音訊訊號品質較差。為改善此一問題,本論文採用用於高解析度的類比和數位資料轉換器電路上面的三角積分調變技術來設計D類放大器電路。此類三角積分調變D類放大器可避以免非線性的問題,且其利用雜訊移頻技巧可以抑制頻寬內的雜訊,提升效能。 針對D類放大器的電路設計,本論文將探討輸出級所包含的類比非理想的成份,包含訊號調變效應、輸出級後的波形失真、與輸出級供應電壓源的雜訊等等對系統效能造成的影響。本論文所設計的三角積分調變D類放大器電路,包含一個四階的三角積分調變器,超取樣率為64,工作頻率為2.56MHz。為降低D類放大器非理想效應對電路的影響,此電路採用閉迴路機制,以全差動交換電容式電路架構設計來實現。電路方面則是透過TSMC 0.18um製程來實現。系統在工作頻率2.56M、供應電壓3.3V、最大功耗1W及負載為4ohms的條件下,模擬結果可知,採閉迴路機制的D類放大器較開迴路機制而言,更能夠有效的改善訊雜比20dB。 Class D audio amplifiers have been widely used in audio applications for their high efficiency and less power dissipation. However, traditional pulse width modulation (PWM)-based class D amplifiers suffer from the linearity problems when converting pulse signals, causing poor quality for reconstructed output waveform. In this thesis, the class-D audio amplifier is designed with the sigma-delta modulation techniques used in high resolution data converters and is called as sigma-delta class-D amplifiers. By performing oversampling and noise shaping, the sigma-delta class-D amplifier can avoid the non-linearity problem and suppress the in-band noise To fulfill the class-D amplifier circuit design, this thesis analyzes the influences of analog non-idealities at the output stage, including modulation errors, nonlinear errors in timing and shape of the output waveform, and the noise on power supplies. The designed class-D amplifier is with a closed-loop, forth-order sigma-delta modulator, an oversampling ratio of 64, and an operating frequency of 2.56MHz. The circuit is implemented with fully differential switch-capacitor circuitry and is with TSMC 0.18um process. Simulation results show that the closed-loop class D amplifier (with the operating frequency: 2.56MHz、supply voltage: 3.3V、power dissipation: 1W and load: 4ohms) can be improved 20dB SNR compared to the open-loop circuit.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明