English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 42712928      線上人數 : 1367
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/10372


    題名: 陣列MiM電容的平衡接點之通道繞線法;Balanced-Via Channel Routing for Array-type MiM Capacitors
    作者: 黃盟元;Meng-yuan Huang
    貢獻者: 電機工程研究所
    關鍵詞: 平衡接點之通道繞線法;良率評估器;空間相關性;共質心;yield evaluator;Balanced-Via Channel Routing;Common -Centroid;Spatial Correlation
    日期: 2009-07-06
    上傳時間: 2009-09-22 12:14:19 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 隨著半導體製程的縮小,製程變動的問題造成元件之間不匹配是日益嚴重。本論文提出Balanced-Via Channel Routing (BVCR)的繞線佈局法,可實現相關性電容的良率評估器所得到最佳佈局擺放,並依據既定的繞線方式達到所要求的元件匹配。BVCR遵照設計規則(Design rule)且著重於每個元件間的繞線的長度平衡。除此之外,BVCR的自動繞線機制可大幅降低佈局時間及人力成本,以加速產品上市的時效。 Devices mismatch is usually caused by the process variation. The uncontrollable process variation has become a severe problem as the semiconductor technology continues to shrink. We proposed the Balanced-Via Channel Routing (BVCR) to implement the optimum placement which generated by yield evaluator. Based on routing style of BVCR and design rules, the routing wires between devices can be balanced. Furthermore, the automatic system of BVCR can reduce the design costs and speed-up the time to market.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明