中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/48629
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 42758228      在线人数 : 1442
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/48629


    题名: MPEG-2 AAC編碼器的SoC設計 An SoC;Design of MPEG-2 AAC Encoder
    作者: 沙宇杰;Yu-Jie Sha
    贡献者: 電機工程研究所
    关键词: SoC;MDCT;Encoder;AAC;SoC;Encoder;MDCT;AAC
    日期: 2011-11-24
    上传时间: 2012-01-05 15:00:06 (UTC+8)
    摘要: 在日常生活的娛樂與通訊中,數位音訊編碼扮演著一個很重要的角色。自從MPEG Layer-III(MP3)被發佈出來並且在3C產品中變成非常有名,MPEG協會提出了MPEG-2 Advanced Audio Coding(AAC)為新一代的音訊編碼規格。在這個新的規格中,它的性能與壓縮率都比MP3要來的高。可是它的演算法也相對來說更複雜而且包含更高的運算量。因此如何降低AAC編碼器的運算量並且維持低失真率是一個主要的挑戰。 在本論文中,我們提出了一個MPEG-2 AAC編碼器的SoC設計,而且針對MPEG-2 AAC編碼器中最主要的組件做最佳化,也就是聲學模型(PAM)。為了要減少聲學模型的複雜度,我們使用了基於改良式離散餘弦轉換之聲學模型(MDCT-based PAM)來減輕整個系統的運算量。我們使用台積電的0.18μm 1P6M CMOS製程來實現我們所提出的編碼器。為了增加我們所設計的硬體加速器的處理能力(throughput),我們使用了管線與摺疊式的設計。本設計的總邏輯閘數是284K個,而基於改良式離散餘弦轉換之聲學模型與Andes Core N903處理器針對取樣頻率為44100赫茲、立體聲道的音樂可以達到即時編碼,其所需的操作頻率各為10兆赫與100兆赫。 Digital audio coding has played an important role in our daily life for entertainment and communication. Since MPEG Layer-III (MP3) had been published, and became very popular in consumer applications, the MPEG organization proposed MPEG-2 Advanced Audio Coding (AAC) standard as the next generation of audio standard. Both performance and compression ratio of AAC are better than MP3. However, the algorithm is more complex and computation-intensive. Thus, how to reduce the computation and maintain the audio fidelity is the major challenge of AAC encoder. In this thesis, we proposed an SoC design of MPEG-2 AAC encoder, and optimized the key component of MPEG-2 AAC encoder, which is the psychoacoustic model (PAM). In order to reduce the complexity of psychoacoustic model, we used the MDCT-based PAM to alleviate the loading of the entire system. Our proposed encoder is implemented in TSMC 0.18 μm 1P6M CMOS technology. Pipelining and folding technique are used to increase throughput of the hardware accelerator. The total gate count is 284K and the operating frequency for real-time stereo channel of sampling rate 44.1KHz audio sequence processing is 10 MHz and 100MHz for MDCT-based PAM and Andes Core N903 processor respectively.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 描述 大小格式浏览次数
    index.html0KbHTML612检视/开启


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明