English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 42715380      線上人數 : 1421
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/57110


    題名: 在分散式記憶體多處理機系統上設計及製作一個平行編譯器;Design and Implementation of a Parallel Compiler on the Distributed Memory Multiproessor Systems
    作者: 許健平;何錦文
    貢獻者: 中央大學資訊工程學系
    關鍵詞: 資訊工程--硬體工程;資料分配;分散式記憶體多處理機系統;巢狀式迴圈;平行編譯器;Data distribution;Distributed memory multiprocessor system;Nested loop;Parallelizing compiler
    日期: 1993-09-01
    上傳時間: 2012-10-01 15:14:17 (UTC+8)
    出版者: 行政院國家科學委員會
    摘要: 本計畫為一二年期的研究計畫,主要在研究平 行編譯器的設計與製作,使得循序程式,在分散式 記憶體多處理機系統環境中平行執行時,可以得 到較佳的執行效率.由於在分散式記憶體多處理 機系統中,通常傳輸一筆資料所花費的時間較計算一筆資料的時間長很多.因此,為避免有大量資 料需要做處理機間的相互傳輸,我們希望所設計 的平行編譯器能自動的對資料及程式作適當的分 配,使得資料與其相對應的程式在多處理機系統 中執行時,能儘量減少或甚至沒有處理機間資料 的通訊,以得到較短的平行執行時間.此計畫第一 年的工作主要在於對平行編譯器做一些理論的研 究與使用者環境的製作.首先,我們將分析循序程 式陣列資料的使用情形,作資料與程式的分配,使 得在分散式記憶體多處理機系統中執行時,儘量 達到最佳的執行效率,並且在工作站上製作此一平行編譯器的使用者環境.此計畫第二年的主要 研究工作在於探討經分割處理後的資料及程式, 將其映射至各種不同的平行機器架構上執行之, 並評估其執行效率.最後我們將結合第一年的研 究成果,以完成整個平行編譯器系統的實際製作. ; 研究期間 8108 ~ 8207
    關聯: 財團法人國家實驗研究院科技政策研究與資訊中心
    顯示於類別:[資訊工程學系] 研究計畫

    文件中的檔案:

    檔案 描述 大小格式瀏覽次數
    index.html0KbHTML503檢視/開啟


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明