English  |  正體中文  |  简体中文  |  全文筆數/總筆數 : 80990/80990 (100%)
造訪人次 : 42756158      線上人數 : 2169
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜尋範圍 查詢小技巧:
  • 您可在西文檢索詞彙前後加上"雙引號",以獲取較精準的檢索結果
  • 若欲以作者姓名搜尋,建議至進階搜尋限定作者欄位,可獲得較完整資料
  • 進階搜尋


    請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9273


    題名: 內建式類比數位轉換器之自我校正方法;A Self Calibrated ADC BIST Methodology
    作者: 陳鴻愷;Hung-Kai Chen
    貢獻者: 電機工程研究所
    關鍵詞: 測試方法;類比數位轉換器;ADC;Testing
    日期: 2002-07-05
    上傳時間: 2009-09-22 11:44:25 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 本論文自我校正的方法是為了克服系統內建自我測試電路中,因製程飄移的誤差所提出解決的方法。利用在同一晶片上的數位訊號處理器或是微處理器,來進行測試結果的資料分析。所提出的方法只需藉由四個電阻與一個電容,純被動元件即可。這是非常容易控制與分析的。我們提出了兩種方法,一個是統計的方法,另一種為曲線比較的方式。利用離散元件來實際組裝硬體電路,模擬內建自我測試電路的類比數位轉換器。實驗結果驗證了此方法的可能性。所提出的兩種量測方法與IEEE1057測試方法的誤差均小於2LSB。 A self calibrated BIST methodology is proposed to overcome the process variation of the BIST circuitry. The on-chip digital signal processor or micro processor can be used as data analyzer for test result analysis. The proposed methodology can be generated via passive components only, four resistors and one capacitor. It is very ease to control and analysis. Two test methods are proposed, one by statistical analysis and another by curve fitting. Test hardware is built by discrete components to emulate the ADC BIST circuitry. Experimental results verify the feasibility of the methodology. The differences between both methods with IEEE Std.1057 method are within 2LSB for a 12-bit ADC.
    顯示於類別:[電機工程研究所] 博碩士論文

    文件中的檔案:

    檔案 大小格式瀏覽次數


    在NCUIR中所有的資料項目都受到原著作權保護.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明