中大機構典藏-NCU Institutional Repository-提供博碩士論文、考古題、期刊論文、研究計畫等下載:Item 987654321/9982
English  |  正體中文  |  简体中文  |  全文笔数/总笔数 : 80990/80990 (100%)
造访人次 : 43433475      在线人数 : 1170
RC Version 7.0 © Powered By DSPACE, MIT. Enhanced by NTU Library IR team.
搜寻范围 查询小技巧:
  • 您可在西文检索词汇前后加上"双引号",以获取较精准的检索结果
  • 若欲以作者姓名搜寻,建议至进阶搜寻限定作者字段,可获得较完整数据
  • 进阶搜寻


    jsp.display-item.identifier=請使用永久網址來引用或連結此文件: http://ir.lib.ncu.edu.tw/handle/987654321/9982


    题名: 內嵌式記憶體中位址及資料匯流排之串音瑕疵測試;Testing Crosstalk Faults of Address and Data Buses in Embedded Memories
    作者: 余俊德;Jiunn-Der Yu
    贡献者: 電機工程研究所
    关键词: 內嵌式記憶體;串音瑕疵;測試;embedded memories;crosstalk faults;testing
    日期: 2006-06-22
    上传时间: 2009-09-22 12:02:22 (UTC+8)
    出版者: 國立中央大學圖書館
    摘要: 隨著互補式金屬氧化物半導體 (CMOS) 製程尺寸的下降,串音缺陷 (crosstalk defect) 已經成為積體電路故障的重要因素。因此,現今的積體電路測試必須考量串音瑕疵 (crosstalk fault)。這篇論文針對了單埠 (single-port) 及多埠 (multiple-port) 記憶體中位址及資料匯流排之最大侵略串音瑕疵 (maximal aggressor crosstalk faults) 提出了兩個測試演算法。就擁有m位元位址及n位元資料輸入/輸出匯流排之單埠 (single-port) 及多埠 (multiple-port) 記憶體而言,其測試演算法分別需要2m+6n+2及4m+12n+8個執行動作來涵蓋100%的串音瑕疵。此外,這篇論文更提出一用於單埠記憶體且可同時提供串音瑕疵測試及March-CW測試的內建自我測試電路 (BIST) 架構。使用TSMC 0.18um standard cell technology合成實現內建自我測試電路 (BIST),就一個8k×32位元的單埠記憶體而言,此內建自我測試電路 (BIST) 設計需要額外支出的面積大約是2%,且其延遲時間大約是2.1ns。 With the scaling of CMOS technology, the crosstalk defect has become an important cause of failure in integrated circuit (IC) designs. Therefore, crosstalk faults must be considered in modern IC testing. This thesis presents two test algorithms for maximal aggressor crosstalk faults on address and data buses of single-port and multiple-port memories. The two test algorithms require 2m+6n+2 and 4m+12n+8 operations to cover 100% crosstalk faults for a single-port and multiple-port memories with m-bit addresses and n-bit data I/Os. A BIST scheme which can support the test algorithms for crosstalk faults and March-CW [1] test for single-port RAMs is also proposed. Experimental results show that the area overhead of the BIST design for an 8k×32-bit single-port memory is about 2%. The delay of the BIST synthesized with TSMC 0.18um standard cell technology is about 2.1ns.
    显示于类别:[電機工程研究所] 博碩士論文

    文件中的档案:

    档案 大小格式浏览次数


    在NCUIR中所有的数据项都受到原著作权保护.

    社群 sharing

    ::: Copyright National Central University. | 國立中央大學圖書館版權所有 | 收藏本站 | 設為首頁 | 最佳瀏覽畫面: 1024*768 | 建站日期:8-24-2009 :::
    DSpace Software Copyright © 2002-2004  MIT &  Hewlett-Packard  /   Enhanced by   NTU Library IR team Copyright ©   - 隱私權政策聲明